Công nghệThiết bị điện tử

JK-flip-flop. Nguyên tắc hoạt động, mạch funtsktsionalnye bảng sự thật

Một Trigger là một máy kỹ thuật số đơn giản. Nó có hai sự ổn định nhà nước. Một trong số đó được thiết lập để "1", và một người khác - "0".

Trong phương thức xử lý các kết nối logic phân biệt các loại sau đây của các thiết bị được đề cập: JK-flip-flop, RS-flip-flop, T-flip-flop, D-flip-flop , vv ...

Các chủ đề của cuộc thảo luận của chúng tôi hiện nay là một loại máy JK. Họ khác với RS-thiết bị khi áp dụng cho các thông tin đầu vào cấm đối với RS-trigger, lưu trữ đảo ngược trong thông tin của họ.

Trình bày sự chú ý của bạn bảng nhảy, trong đó mô tả công việc của JK-flip-flop. Trong việc giảm thiểu kata Carnot có nguồn gốc phương trình đặc trưng cho các thiết bị trong câu hỏi: Q (t + 1) = K't Qt V Jt Q't.

Bảng này cho thấy rằng tình trạng của thiết bị được xác định không chỉ bởi các giá trị của thông tin để các đầu vào J và K, mà còn là tình trạng đầu ra Qt, trong đó xác định trước JK-flip-flop. Điều này cho phép bạn xây dựng một sơ đồ chức năng của các thiết bị như trên hai giai đoạn máy RS loại. JK-thiết bị được đồng bộ và không đồng bộ.

Cho việc thiết kế RS JK-flip-flop của các thiết bị đồng bộ loại hai giai đoạn cần thiết để kết nối hai đầu ra sân khấu RS phản hồi máy cho các đầu vào của cổng AND giai đoạn đầu tiên của nó.

Nguyên tắc hoạt động của JK-kích hoạt: Nếu thông tin thiết bị (J và K) áp dụng cho các mức độ đầu vào của số không, sau đó đầu ra của AND-NOT (1 và 2) được thiết lập để một cấp, và JK-flip-flop sẽ giữ lại tình trạng của nó. Ví dụ, Q sẽ bằng logic không, Q '- đơn vị logic. Trong trường hợp này, khi J tín hiệu và C, tương đương với một đơn vị logic AND-HE1 đầu vào thiết lập và một logic không, tương ứng, một mức logic một ở đầu vào của đầu tiên của T-flip-flop. Khi tháo tín hiệu đồng hồ (C zero) trạng thái của thiết bị đầu ra mức T-type logic zero từ AND = HE3 được chuyển tới đầu vào của thứ hai T-flip-flop. Theo kết quả của công tắc JK-flip-flop để logic-một nhà nước (trong trường hợp Q là tương đương với một, và Q 'là bằng zero). Bây giờ, nếu đầu vào flip-flop (K và C) một tín hiệu bằng một logic một, đầu ra của AND-HE2 zero logic thiết lập một T-flip-flop đầu tiên ở bang zero. Sau khi loại bỏ các tín hiệu đồng hồ từ đầu ra của AND-HE4 Logic zero sẽ được chuyển đến đầu vào của automaton thứ hai của loại T, và JK-flip-flop được chuyển sang một trạng thái logic zero.

Trong thiết kế của các mạch logic phức tạp được yêu cầu với nhiều loại hình thiết bị. Vì vậy thuận lợi để sản xuất bộ máy loại phổ biến mà có thể được sử dụng trong các chế độ khác nhau và thay đổi. Trong thiết kế mạch tích hợp sử dụng rộng rãi nhất D- đồng bộ và JK-flip-flops. Trong máy tính điện tử sử dụng rộng rãi máy JK-type kỹ thuật số với nhóm J, K và bổ sung lắp đặt R, S-đầu vào. Mỗi nhóm là kết hợp thống nhất cho phép bạn mở rộng các khả năng logic và JK-flip-flop.

thiết bị tự động của các loại được sử dụng trong việc xây dựng các quầy (nút máy tính thực hiện mã tài khoản và lưu trữ các số đếm của tín hiệu). Ví dụ, hình ảnh cho thấy một bộ đếm trên JK-flip-flops. Việc tổ chức cấu trúc của bộ đếm nhị phân với chuyển song song là dễ dàng hơn nhiều nếu họ xây dựng trên các thiết bị JK-type với nhúng phần tử logic I.

Ngoài ra, các trigger đã được sử dụng trong việc xây dựng các thanh ghi thay đổi.

thanh ghi Shift - là các nút biểu diễn thông tin nhị phân bù đắp bên phải và bên trái của sổ đăng ký theo các tín hiệu điều khiển.

Similar articles

 

 

 

 

Trending Now

 

 

 

 

Newest

Copyright © 2018 vi.delachieve.com. Theme powered by WordPress.